0755-86968649

初です!芯盛智能は、RISC-VアーキテクチャをベースとしたPCIe4.0 SSD制御チップを発表

日付:2022.07.30 種類:会社情報

  7月28日、年に1度開催されるFlash Memory World(FMW2022)において、国内有数のソリッドストレージコントローラチップおよびソリューションプロバイダーであるコアソンインテリジェンスが招待され、講演を行いました。「ソリッドストリップチャイナコア」をミッションに、RISC-VベースのPCIe4.0コントローラチップ「行者」を発表し、国内独自のPCIeコントローラの新時代を本格的にスタートさせました。


  同期間、コア盛智能は「コアパワー、共築ストレージ生態」というサブフォーラムを開催し、産業チェーンの上下流と手を携え、risc-vアーキテクチャを取っかかりとして、新型インフラの国産化に活力を注入し。 

  
  チップは、新しいインフラストラクチャの基盤となるものであり、マイクロプロセッサ(CPU)を搭載したSoCチップの割合は70%以上に達しています。中国工程院の倪光南院士は芯盛智能が開催したサブフォーラムで、「今後も当分の間、世界の主流CPUアーキテクチャはx86とARMの2つのアーキテクチャに独占されると予想され、セキュリティ上の問題や供給停止のリスクが大きい」と述べました。「そのためには、メインストリームのCPUを自社で決めることで、チップ産業を完全に締め出さなければなりません」彼は強調し。


  RISC-V,は,オープンな命令セット・アーキテクチャであり,中国のプロセサコアのオープンソース化を実現するための良いきっかけとなりました。メモリ・コントローラの分野では、risc-vアーキテクチャをベースにしたPCIe4.0コントローラ・チップを「行者」と命名しました。


  設計の「行者」の初めで、芯盛の知能は「三高三全」の設計目標を提出します:高性能、高安全、高自主;全業界、全シーン、全カバーです。


risc-V.png


  「行者」は、RISC-Vの6コアアーキテクチャを採用し、フロントエンドはPCIe4.0×4、バックエンドは8チャンネルのフラッシュメモリインタフェースを採用し、NVMe1.4転送プロトコルに対応し、シーケンシャルの読み書き速度は7000/6000MBps、4 kのランダムの読み書き速度は1000K/900K IOPSと、業界トップレベルのパフォーマンスを実現しています。ソリッドステートドライブの発展の過程で、ストレージ顆粒はすでに初期のSLC、MLC、TLCから今のQLCに発展して、「行者」は全面的に3D TLCと3D QLC顆粒に適応して、最大16TB容量をサポートして、多様なシーンに柔軟に適応し。


  “行者”は、コアコアのインテリジェント信頼性エンジンとセーフティエンジンを内蔵し、高性能・安定性を保つと同時に、ソリッドステートドライブの寿命を大幅に延長しました。特筆すべきは、「行者」は国内初のプラスコード安全チップで、国家機密二級標準設計、国家試験EAL4+安全基準設計に基づき、データストレージの安全性を大幅に向上させ。


  国内有数のソリッドストレージコントローラチップおよびソリューションプロバイダーである芯盛智能は、2018年の設立以来、独自コアの設計と研究開発に力を入れてきました。現在までに、芯盛智能は多数のストレージコントローラチップ、セキュリティ暗号化チップ、ソリッドステートストレージ製品とデータセキュリティソリューションを出して、製品はデータセンター、エッジセンター、工業制御、消費者端末と車載電子などの多くの業界をカバーして、広く党政、金融、電力、軌道交通、平安都市などの分野に使用し。

 

  今後も芯盛智能は「固体ストレージ中国コア」を使命として、引き続き固体ストレージ市場を深耕し、自社コアを全面搭載した固体ストレージ製品を積極的に発売し、ユーザーに高品質で安全なストレージ体験を提供し、デジタル経済時代に向けた最良のパートナーとなり。